Elta LE100 Specifikace Strana 67

  • Stažení
  • Přidat do mých příruček
  • Tisk
  • Strana
    / 254
  • Tabulka s obsahem
  • KNIHY
  • Hodnocené. / 5. Na základě hodnocení zákazníků
Zobrazit stránku 66
Chapter 3 – Input/Output Interfaces
60 PL 3120/PL 3150/PL 3170 Power Line Smart Transceiver Data Boo
k
DATA IN
Active clock edge assumed to be positive in the above diagram.
OUTPUT
CLOCK
INPUT SAMPLED
END OF
io_in()
START OF
io_in()
t
hold
t
fin
t
tae
t
ret
t
aet
Symbol Description Typ @ 10MHz
t
fin
Function call to first edge 156.6 µs
t
ret
Return from function 5.4 µs
t
hold
Active clock edge to sampling of input data
15 kbps bit rate
10 kbps bit rate
1 kbps bit rate
9 µs
40.8 µs
938.2 µs
t
aet
Active clock edge to next clock transition
15 kbps bit rate
10 kbps bit rate
1 kbps bit rate
31.8 µs
63.6 µs
961 µs
t
tae
Clock transition to next active clock edge
15 kbps bit rate
10 kbps bit rate
1 kbps bit rate
14.4 µs
14.4 µs
14.4 µs
f
Clock frequency = 1/(t
aet
+ t
tae
)
15 kbps bit rate
10 kbps bit rate
1 kbps bit rate
21.6 kHz
12.8 kHz
1.03 kHz
Figure 3.22 Bitshift Input Latency Values
Zobrazit stránku 66
1 2 ... 62 63 64 65 66 67 68 69 70 71 72 ... 253 254

Komentáře k této Příručce

Žádné komentáře